VHDL – FPGA. Bài 506: Hiển thị 8 số trên 8 led 7 đoạn quét. Chương 5: TKMTT2.

VHDL – FPGA. Bài 506: Hiển thị 8 số trên 8 led 7 đoạn quét. Chương 5: TKMTT2.

VHDL – FPGA. Bài 505: Thiết kế hai mạch đếm BCD 4 số, hiển thị 8 led 7 đoạn quét. Chương 5: TKMTT2.Подробнее

VHDL – FPGA. Bài 505: Thiết kế hai mạch đếm BCD 4 số, hiển thị 8 led 7 đoạn quét. Chương 5: TKMTT2.

VHDL – FPGA. Bài 504: Đếm từ 0000 đến 1234 hiển thị trên 4 led 7 đoạn quét. Chương 5: TKMTT2.Подробнее

VHDL – FPGA. Bài 504: Đếm từ 0000 đến 1234 hiển thị trên 4 led 7 đoạn quét. Chương 5: TKMTT2.

Verilog. Bài 506: Hiển thị 8 số trên 8 led 7 đoạn quét. Chương 5: TKMTT2.Подробнее

Verilog. Bài 506: Hiển thị 8 số trên 8 led 7 đoạn quét. Chương 5: TKMTT2.

VHDL – FPGA. Bài 507: Hiển thị 8 số trên 8 led 7 đoạn quét, có 8 dấu chấm dp và 8 tín hiệu ena.Подробнее

VHDL – FPGA. Bài 507: Hiển thị 8 số trên 8 led 7 đoạn quét, có 8 dấu chấm dp và 8 tín hiệu ena.

Verilog. Bài 507: Hiển thị 8 số trên 8 led 7 đoạn quét, có 8 dấu chấm và 8 tín hiệu cho phép.Подробнее

Verilog. Bài 507: Hiển thị 8 số trên 8 led 7 đoạn quét, có 8 dấu chấm và 8 tín hiệu cho phép.

Verilog. Bài 508: Hiển thị 8 số trên 8 led 7 đoạn quét, có 8 dấu chấm và 8 tín hiệu ena, cách 2.Подробнее

Verilog. Bài 508: Hiển thị 8 số trên 8 led 7 đoạn quét, có 8 dấu chấm và 8 tín hiệu ena, cách 2.

VHDL – FPGA. Bài 508: HT 8 số trên 8 led 7 đoạn, có 8 dấu chấm dp, có 8 tín hiệu phép ena, cách 2.Подробнее

VHDL – FPGA. Bài 508: HT 8 số trên 8 led 7 đoạn, có 8 dấu chấm dp, có 8 tín hiệu phép ena, cách 2.

VHDL – FPGA. Bài 503: Đếm từ 000 đến 999 hiển thị led 7 đoạn quét cathode chung. Chương 5: TKMTT2.Подробнее

VHDL – FPGA. Bài 503: Đếm từ 000 đến 999 hiển thị led 7 đoạn quét cathode chung. Chương 5: TKMTT2.

Hiển thị trên 8 led 7 đoạn dùng phương pháp quét.Подробнее

Hiển thị trên 8 led 7 đoạn dùng phương pháp quét.

Bài tập 5: Hiển thị trên 8 led 7 đoạn dùng phương pháp quét.Подробнее

Bài tập 5: Hiển thị trên 8 led 7 đoạn dùng phương pháp quét.

Verilog. Bài 505: Thiết kế 2 mạch đếm BCD 4 số, hiển thị 8 led 7 đoạn. Chương 5: TKM tuần tự 2.Подробнее

Verilog. Bài 505: Thiết kế 2 mạch đếm BCD 4 số, hiển thị 8 led 7 đoạn. Chương 5: TKM tuần tự 2.

Bài tập 5: Hiển thị 8 led 7 đoạn dùng phương pháp quét.Подробнее

Bài tập 5: Hiển thị 8 led 7 đoạn dùng phương pháp quét.

Vi Xử Lý - Hiển thị trên 8 led 7 đoạn dùng phương pháp quétПодробнее

Vi Xử Lý - Hiển thị trên 8 led 7 đoạn dùng phương pháp quét

VHDL – FPGA. Bài 502: Đếm từ 00 đến 99 hiển thị trên 2 led 7 đoạn quét. Chương 5: TKM tuần tự 2.Подробнее

VHDL – FPGA. Bài 502: Đếm từ 00 đến 99 hiển thị trên 2 led 7 đoạn quét. Chương 5: TKM tuần tự 2.

Bài tập 5: Hiển thị trên 8 led 7 đoạn dùng phương pháp quétПодробнее

Bài tập 5: Hiển thị trên 8 led 7 đoạn dùng phương pháp quét

VHDL – FPGA. Bài 501: Đếm 1 số từ 0 đến 9 hiển thị trên 1 led 7 đoạn quét. Chương 5: TKM tuần tự 2.Подробнее

VHDL – FPGA. Bài 501: Đếm 1 số từ 0 đến 9 hiển thị trên 1 led 7 đoạn quét. Chương 5: TKM tuần tự 2.

Актуальное